<<
>>

Структурная организация коммутационного устройства

Структуру параллельно-конвейерно-параллельного КУ определим исходя из его структурной модели (см. рис. 2.1), учитывая порядок прохождения пакетов через матрицу регистров и специфику сформулированного алгоритма коммутации пакетов (см.

подразделы 2.3 и 2.4). Структурная схема устройства в общем виде (при произвольном числе входов/выходов n) показана на рис. 4.1.

ПКП КУ содержит nидентичных буферных блоков (ББ1, ББ2, ББп), об­разующих входной слой буферизации (СБ) устройства, nидентичных блоков маршрутизации (БМ1, БМ2, БМя), составляющих слой маршрутизации (СМ) устройства, матрицу регистров (МР), включающую n ? nодинаковых регистро­вых ячеек (РЯ11, РЯ12, ..., РЯ1п, РЯ21, РЯ22, ..., РЯ2п, ..., РЯп1, РЯп2, ..., РЯпп), блок управления матрицей регистров (БУМР), включающий nидентичных блоков

управления строками МР (БУС1, БУС2, БУСп), генератор адреса текущего

модуля (ГА) и блок синхронизации (БС).

Рисунок 4.1. Обобщенная структурная схема разработанного коммутационного устройства

Назначение указанных блоков заключается в следующем.

Буферный блок ББі(i = 1, n) служит для организации очереди пакетов, по­ступающих на вход Iiустройства. Данный блок соответствует элементу Q1струк­турной модели КУ (см. рис. 2.1).

Блок маршрутизации БМі(i = 1, n) предназначен для определения номера выхода Ojустройства (j∈{1,2, ..., n}), на который необходимо выдать пакет, по­

ступающий из ББ1, согласно реализуемому алгоритму маршрутизации. Данный блок соответствует коммутирующему элементу R1структурной модели КУ (см. рис. 2.1).

Матрица регистров (МР) служит для организации временной буферизации и передачи множества пакетов, поступающих из ББ1, ББ2, ББп, на выходы O1, O2, ..., Onустройства в соответствии с разработанным алгоритмом коммутации пакетов (см. подразделы 2.3 и 2.4). На структурной модели КУ (см. рис. 2.1) мат­рица регистров обозначена каї

Блок управления матрицей регистров (БУМР) обеспечивает согласованное функционирование матрицы регистров, ее взаимодействие со слоем буферизации согласно разработанному алгоритму коммутации пакетов. Данный блок отобра­жает коммутирующие элементы L1,L2,...,Ln, K1,K2Knи клапаны G1,G2,...,Gn структурной модели КУ (см. рис. 2.1).

Генератор адреса текущего модуля (ГА) служим для формирования адреса текущего модуля (КУ и соответствующего процессорного ядра) в структуре муль­типроцессора.

Блок синхронизации (БС) предназначен для координации работы всех остальных блоков коммутационного устройства.

4.2.

<< | >>
Источник: Мохаммед Ажмаль Джамиль Абдо. МЕТОД, АЛГОРИТМ И УСТРОЙСТВО КОММУТАЦИИ С ПАРАЛЛЕЛЬНО-КОНВЕЙЕРНОЙ ДИСПЕТЧЕРИЗАЦИЕЙ ПАКЕТОВ В МАТРИЧНЫХ МУЛЬТИПРОЦЕССОРАХ. Диссертация на соискание ученой степени кандидата технических наук. КУРСК - 2019. 2019

Еще по теме Структурная организация коммутационного устройства:

  1. СТРУКТУРНО-ФУНКЦИОНАЛЬНАЯ ОРГАНИЗАЦИЯ КОММУТАЦИОННОГО УСТРОЙСТВА С ПАРАЛЛЕЛЬНО­КОНВЕЙЕРНОЙ ДИСПЕТЧЕРИЗАЦИЕЙ ПАКЕТОВ
  2. МЕТОД И АЛГОРИТМ КОММУТАЦИИ С ПАРАЛЛЕЛЬНО­КОНВЕЙЕРНОЙ ДИСПЕТЧЕРИЗАЦИЕЙ ПАКЕТОВ. СТРУКТУРНАЯ МОДЕЛЬ КОММУТАЦИОННОГО УСТРОЙСТВА
  3. Структурная модель устройства коммутации с параллельно­конвейерной диспетчеризацией пакетов
  4. Функциональные схемы блоков коммутационного устройства
  5. ИССЛЕДОВАНИЕ ХАРАКТЕРИСТИК КОММУТАЦИОННОГО УСТРОЙСТВА С ПАРАЛЛЕЛЬНО-КОНВЕЙЕРНОЙ ДИСПЕТЧЕРИЗАЦИЕЙ ПАКЕТОВ
  6. Методика исследования характеристик коммутационного устройства
  7. Построение имитационной модели коммутационного устройства
  8. Исследование быстродействия коммутационного устройства
  9. Требования к функциональным блокам коммутационного устройства
  10. Оценка аппаратной сложности коммутационного устройства
  11. Исследование пропускной способности коммутационного устройства
  12. Особенности программной реализации имитационного моделирования коммутационного устройства
  13. Оценка полного времени прохождения пакетов через коммутационное устройство
  14. Оценка эффективности использования матрицы регистров коммутационного устройства
  15. Оценка быстродействия коммутационного устройства при использовании параллельно-конвейерной диспетчеризации пакетов
  16. Коммутационные средства матричных СБИС-мультипроцессоров